关于摩尔定律的“生死”、半导体技术的未来,这场会议透露不少

汤圆爱科技 2023-12-15
3211 字丨阅读本文需 8 分钟

在2023年的国际电子器件会议(IEDM)上,英特尔公司展示了一项重要的技术突破,他们计划通过背面供电技术以及新型2D通道材料的应用,继续推动摩尔定律的发展。这项技术旨在在2030年前,在单个封装内集成1万亿个晶体管,为半导体行业带来了巨大的潜力和机遇。

随着PowerVia背面供电技术的不断完善和Intel 20A制程节点的推出,英特尔公司正朝着实现这一宏伟目标迈进。这一技术将彻底改变半导体制造的方式,解决了互连瓶颈等问题,为下一代芯片的制造提供了前所未有的机会。

英特尔的研究和发展不仅包括背面供电技术,还涉及直接背面触点的3D堆叠CMOS晶体管,以及背面触点等领域的突破。这些创新将使半导体技术更加高效和先进,为未来的移动计算需求提供了强大支持。

随着半导体技术不断发展,半导体芯片的集成度越来越高,衡量芯片微观集成密度的单位也从纳米转向埃米,这进一步推动了技术的发展。英特尔公司高级副总裁兼组件研究总经理桑杰·纳塔拉詹表示,持续创新比以往任何时候都更加重要,他们有能力应对未来的技术挑战,为市场提供高效的解决方案。

据国际数据公司(IDC)的预测,全球人工智能硬件市场规模将在未来几年内迅速增长,其中服务器市场将占据相当大的份额。英特尔的技术创新将有望在这一领域发挥关键作用,推动人工智能技术的发展。

台积电透露1.4nm工艺进展

据台积电透露,其1.4nm级别的工艺制程研发已经全面启动。

台积电在会议上重申,其2nm级别的制程将按照预定计划在2025年开始量产。这一计划的实施将进一步巩固台积电在全球半导体制造领域的领先地位。此外,据消息人士透露,台积电的1.4nm制程节点的正式名称为A14。

尽管台积电目前尚未公布A14的量产时间和具体参数,但根据其已公布的生产计划,可以推测A14节点预计将在2027年至2028年间问世。这一预测基于台积电N2节点计划于2025年底量产,N2P节点则定于2026年底量产的现状。

在技术层面,台积电的A14节点可能不会采用垂直堆叠互补场效应晶体管(CFET)技术,但台积电仍在积极探索这一领域。预计A14将像N2节点一样,依赖于台积电第二代或第三代环绕栅极场效应晶体管(GAAFET)技术。

台积电强调,为了使N2和A14等节点能够真正发挥作用,实现新的性能、功耗和功能水平,需要进行系统级的协同优化。这一点对于台积电的研发团队来说,无疑是一个巨大的挑战。

半导体未来技术方向

在本届的IEDM上,介绍了很多面向未来芯片的技术。当中包括但不限于“下一代 CMOS”、“将器件构建到多层布线工艺中的技术”、“传感器内计算技术”、“宽间隙器件”和“图像传感器”。

将构成 CMOS 的两个 FET 堆叠起来,将硅面积减少一半

第一个是“下一代 CMOS 逻辑”领域中的“互补 FET (CFET)”。

CMOS 逻辑由至少两个晶体管组成:一个 n 沟道 MOS FET 和一个 p 沟道 MOS FET。晶体管数量最少的逻辑电路是反相器(逻辑反相电路),由1个n沟道MOS和1个p沟道MOS组成。换句话说,它需要相当于两个晶体管的硅面积。

CFET 是这两种类型 MOSFET 的三维堆叠。理论上,可以利用一个 FET 占据的硅面积来制作逆变器。与传统CMOS相比,硅面积减半。但制造工艺相当复杂,挑战重重,打造难度较大。

在IEDM 2023上,CFET研发取得了重大进展。台积电和英特尔均推出了单片堆叠下层 FET 和上层 FET 的 CMOS 电路。TSMC 演示了一个 CFET 原型,该原型将 n 沟道 FET 单片堆叠在 p 沟道 FET 之上。所有 FET 均具有纳米片结构。栅极间距为48nm。制造成品率达90%以上。目前的开/关比超过6位数。

Intel 设计了一个 CFET 原型,将三个 n 沟道 FET 单片堆叠在三个 p 沟道 FET 之上 。所有 FET 均具有纳米带结构(与纳米片结构基本相同的结构)。我们制作了栅极间距为 60nm 的 CMOS 反相器原型并确认了其运行。

采用二维材料制成GAA结构的纳米片沟道

下一代 CMOS 逻辑晶体管的另一个有希望的候选者是沟道是过渡金属二硫属化物 (TMD) 化合物的二维材料(单层和极薄材料)的晶体管。

当 MOSFET 的沟道尺寸缩短时,“短沟道效应”成为一个主要问题,其中阈值电压降低且变化增加。减轻短沟道效应的一种方法是使沟道变薄。TMD很容易形成单分子层,原则上可以创建最薄的沟道。

TMD 沟道最初被认为是一种用于小型化传统平面 MOSFET 的技术(消除了对鳍结构的需要)。最近,选择TMD作为环栅(GAA)结构的沟道材料的研究变得活跃。候选沟道材料包括二硫化钼(MoS2)、二硫化钨(WS2)和二硒化钨(WSe2)。

包括台积电等在内的联合研究小组开发了一种具有纳米片结构的n沟道FET,其中沟道材料被MoS2单层取代。栅极长度为40nm。阈值电压高,约为1V(常关操作),导通电流约为370μA/μm(Vds约为1V),电流开关比为10的8次方。

imec 和 Intel 的联合研究团队使用 300mm 晶圆上的 2D 沟道候选材料制造了原型 n 沟道 MOS 和 p 沟道 MOS,并评估了它们的特性。候选材料有 MoS2、WS2 和 WSe2。MoS2单层膜适用于n沟道FET,WSe多层膜适用于p沟道FET。

包括台积电等在内的联合研究小组开发出一种二维材料晶体管,其电流-电压特性与n沟道FET和p沟道FET相同。MoS2(一种 n 沟道材料)和 WSe2(一种 p 沟道材料)在蓝宝石晶圆上生长,并逐个芯片转移到硅晶圆上。此外,英特尔还原型制作了具有GAA结构的二维材料沟道FET,并在n沟道和p沟道上实现了相对较高的迁移率。

石墨烯、钌和钨将取代铜 (Cu) 互连

多层布线是支持CMOS逻辑扩展的重要基础技术。人们担心,当前流行的铜(Cu)多层互连的电阻率将由于小型化而迅速增加。因此,寻找金属来替代 Cu 的研究非常活跃。候选材料包括石墨烯、钌 (Ru) 和钨 (W)。

台积电将宣布尝试使用石墨烯(一种片状碳同素异形体)进行多层布线。当我们制作不同宽度的互连原型并将其电阻与铜互连进行比较时,我们发现宽度为15 nm或更小的石墨烯互连的电阻率低于铜互连的电阻率。石墨烯的接触电阻率也比铜低四个数量级。将金属离子嵌入石墨烯中可以改善互连的电性能,使其成为下一代互连的有前途的材料。

imec 制作了高深宽比 (AR) 为 6 至 8、节距为 18 nm 至 26 nm 的 Ru 两层精细互连原型,并评估了其特性 。制造工艺为半镶嵌和全自对准过孔。在AR6中原型制作宽度为10 nm(对应间距18 nm至20 nm)的Ru线测得的电阻值低于AR2中模拟的Cu线的电阻值。

应用材料公司开发了一种充分利用钨 (W) 的低电阻互连架构。适用于2nm以上的技术节点。我们充分利用 W 衬垫、W 间隙填充和 W CMP(化学机械抛光)等基本技术。

将存储器等元件纳入多层布线过程

一种有些不寻常的方法是研究多层互连过程(BEOL)中的存储器等构建元件。多层布线下面通常是 CMOS 逻辑电路。因此,理论上,BEOL 中内置的元件不会增加硅面积。它是提高存储密度和元件密度的一种手段。

斯坦福大学和其他大学的联合研究小组将提出在多层逻辑布线工艺中嵌入氧化物半导体 (OS) 增益单元晶体管型存储元件的设计指南。操作系统选择了氧化铟锡 (ITO) FET。我们比较了 OS/Si 混合单元和 OS/OS 增益单元。

imec 开发了 MRAM 技术,可将自旋轨道扭矩 (SOT) 层和磁隧道结 (MTJ) 柱减小到大致相同的尺寸。它声称可以将功耗降低到传统技术的三分之一,将重写周期寿命延长10的15次方,并减少存储单元面积。

加州大学洛杉矶分校率先集成了压控 MRAM 和 CMOS 外围电路。MRAM的切换时间极短,为0.7ns(电压1.8V)。原型芯片的读取访问时间为 8.5ns,写入周期寿命为 10 的 11 次方。

将计算功能纳入传感器中

“传感器内计算技术”,它将某种计算功能集成到传感器中。包括旺宏国际在内的联合研究小组将展示基于 3D 单片集成技术的智能图像传感器。使用 20nm 节点 FinFET 技术,将类似于 IGZO DRAM 的存储层单片层压在 CMOS 电路层的顶部,并在其顶部层压由二维材料 MoS2 制成的光电晶体管阵列层。光电晶体管阵列的布局为5×5。

西安电子科技大学和西湖大学的联合研究小组设计了一种光电神经元,由一个光电晶体管和一个阈值开关组成,用于尖峰神经网络。对连续时间内的传感信号(光电转换信号)进行压缩编码。

在硅晶圆上集成 GaN 功率晶体管和 CMOS 驱动器

对于能带隙比 Si 更宽的化合物半导体器件(宽禁带器件),在 Si 晶圆上制造氮化镓 (GaN) 基 HEMT 的运动十分活跃。

英特尔在 300mm 硅晶圆上集成了 GaN 功率晶体管和 CMOS 驱动器。CMOS驱动器是GaN增强型n沟道MOS HEMT和Si p沟道MOS FET的组合。用于GaN层的Si晶片使用(111)面。对于 Si MOS FET,将另一个面的硅晶片粘合在一起,只留下薄层,用作沟道。

CEA Leti 开发了用于 Ka 波段功率放大器的 AlN/GaN/Si MIS-HEMT。兼容200mm晶圆Si CMOS工艺。通过优化栅极绝缘膜SiN而原型制作的HTMT的ft为81GHz,fmax为173GHz。28GHz 时的 PAE(功率负载效率)极高,达到 41%(电压 20V)。假设我们已经实现了与 GaN/SiC 器件相当的性能。

6400万像素、像素尺寸为0.5μm见方的小型CMOS图像传感器。

在图像传感器中,显着的成果包括像素数量的增加、像素尺寸的减小、噪声的减少以及自动对焦功能的进步。

三星电子已试制出具有 6400 万像素、小像素尺寸为 0.5 μm 见方的高分辨率 CMOS 图像传感器。使用铜电极混合键合堆叠三个硅晶片,并为每个像素连接一个光电二极管和后续电路。与传统型号相比,RTS(随机电报信号)噪声降低了 85%,FD(浮动扩散)转换增益提高了 67%。

OmniVision Technologies 开发了一款 HDR 全局快门 CMOS 图像传感器,其像素间距为 2.2μm 。它是通过将两片硅片粘合在一起而制成的。FPN(固定模式噪声)为1.2e-(rms值),时间噪声为3.8e-(rms值)。

佳能推出了一款双像素交叉 CMOS 图像传感器原型,带有一对扭转 90 度的光电二极管。使用各个方向的相位差检测来执行自动对焦。AF 的最低照度低至 0.007lux。

文章来源: 山里一二三,太平洋科技, 半导体芯闻

免责声明:凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处本网。非本网作品均来自其他媒体,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。如您发现有任何侵权内容,请依照下方联系方式进行沟通,我们将第一时间进行处理。

0赞 好资讯,需要你的鼓励
来自:汤圆爱科技
0

参与评论

登录后参与讨论 0/1000

为你推荐

加载中...