新思科技和台积公司推动芯片创新,开发基于N4P制程技术的最广泛IP核组合

美通社 2021-11-22

科技芯片制程工艺

679 字丨阅读本文需 1 分钟

加利福尼亚州山景城2021年11月19日 /美通社/ --

要点:

DesignWare接口IP核为基于台积公司 N4P制程技术的计算密集芯片设计提供高带宽低延迟的广泛协议解决方案

新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布与台积公司合作,基于台积公司N4P制程技术开发广泛的Synopsys DesignWare®接口和基础IP核组合,以促进芯片创新,助力开发者快速地成功设计出复杂的高性能计算(HPC) 和移动SoC。基于这一合作,开发者可基于台积公司的先进制程技术使用高质量IP核以实现设计和项目进度的严苛要求,并在性能、功耗、面积、带宽和延迟等方面进行优化。

台积公司设计基础设施管理事业部副总经理Suk Lee表示:“台积公司始终与我们的开放创新平台(OIP®)生态系统合作伙伴们密切合作,使下一代设计的功耗和性能能够基于我们最新的N4P制程技术实现显著提升。N4P技术可提供独特的PPA平衡,帮助客户持续交付领先的HPC、移动端和其他高性能产品。台积公司与新思科技将长期合作,持续提供基于台积公司先进制程技术的高质量DesignWare IP核,以N4P技术的优势赋能开发者,加快差异化产品的上市速度。”

新思科技营销和战略高级副总裁John Koeter表示:“我们开发基于台积公司N4P制程技术的DesignWare IP核,协助开发者快速将IP核集成到芯片设计中,并实现性能、功耗和面积的优化。新思科技一直致力于开发基于先进工艺技术的经过硅验证并符合标准的IP核,为开发者提供实现其设计要求的低风险路径。”

新思科技广泛的DesignWare IP核组合包括逻辑库、嵌入式存储器、IO、PVT监视器、嵌入式测试、模拟IP、接口IP、安全IP、嵌入式处理器和子系统。为了加速原型设计、软件开发以及将IP核整合进芯片,新思科技“IP Accelerated”计划提供IP核原型设计套件、IP核软件开发套件和IP核子系统。我们在IP核质量和全面技术支持方面进行了大量投资,以协助开发者降低集成风险,缩短产品上市时间。

产品上市时间和资源

台积公司N4P制程技术上的DesignWare接口和基础IP核计划于2022年第一度开始上市。

免责声明:凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处本网。非本网作品均来自其他媒体,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。如您发现有任何侵权内容,请依照下方联系方式进行沟通,我们将第一时间进行处理。

0赞 好资讯,需要你的鼓励
来自:美通社
0

参与评论

登录后参与讨论 0/1000

为你推荐

加载中...